Показаны различия между двумя версиями страницы.
Предыдущая версия справа и слеваПредыдущая версияСледующая версия | Предыдущая версия | ||
boards:nms-sm-rk3568:hw_differences [2025/04/24 11:32] – [Таблица] Артем Слепов | boards:nms-sm-rk3568:hw_differences [2025/04/24 12:33] (текущий) – [Изменения на краевом разъеме SMARC 2.1] Артем Слепов | ||
---|---|---|---|
Строка 1: | Строка 1: | ||
======= Аппаратные отличия ревизий модулей (V1, V2, V3, V4) ======= | ======= Аппаратные отличия ревизий модулей (V1, V2, V3, V4) ======= | ||
- | ===== Определение ревизии ===== | + | ===== Определение ревизии |
==== V1 ==== | ==== V1 ==== | ||
<note important> | <note important> | ||
Строка 21: | Строка 21: | ||
| V4 | 1 | 1 | 0 | | | V4 | 1 | 1 | 0 | | ||
+ | ===== Определение ревизии визуально ===== | ||
+ | {{tablelayout? | ||
+ | ^ Rev ^ Фото | ||
+ | | V1 | {{ : | ||
+ | | V2 | {{ : | ||
+ | | V3 | {{ : | ||
+ | | V4 | Coming Soon || | | ||
- | ==== Изменения на краевом разъеме SMARC 2.1 ==== | + | ===== Изменения на краевом разъеме SMARC 2.1 (MXM-III) ===== |
{{tablelayout? | {{tablelayout? | ||
^ MXM-III PIN ^ NAME by SMARC ^ CPU PIN |||| | ^ MXM-III PIN ^ NAME by SMARC ^ CPU PIN |||| | ||
Строка 35: | Строка 42: | ||
| S133 | LCD0_VDD_EN | | S133 | LCD0_VDD_EN | ||
| S142 | GPIO.13 | | S142 | GPIO.13 | ||
+ | |||
+ | ===== Детальная информация ===== | ||
+ | Модули также содержат внутренние изменения (не влияющие на краевой разъем). | ||
+ | |||
+ | Например: | ||
+ | |||
+ | * В V2 заменены ETH PHY микросхемы (Broadcom -> Dapu). | ||
+ | * В V3 на модуль добавлены I2C-EEPROM с EUI-48 (на I2C-GP шине). | ||
+ | * В V4 транзисторная логика работы сигналов CARRIER_PWR_ON# | ||
+ | |||
+ | ... | ||
+ | |||
+ | Подробности: | ||
+ | * [[https:// | ||
+ | * [[https:// | ||
+ | * [[https:// |